БАЗОВІ СТРУКТУРИ ОПЕРАЦІЙНИХ ПРИСТРОЇВ ХЕШУВАННЯ ДЛЯ ПРОЦЕСОРІВ ПІДТРИМКИ ПРОТОКОЛУ IPSEC

Authors

  • Л. М. Коркішко
  • Т. А. Коркішко
  • Р. П. Шевчук

DOI:

https://doi.org/10.47839/ijc.2.1.161

Keywords:

Протокол IPSec, спеціалізовані процесори, потоковий граф, хешування, алгоритми MD5, SHA-1

Abstract

У даній роботі розглянуто базові структури операційних пристроїв хешування для процесорів підтримки протоколу IPSec. Розглянуто особливості алгоритмів хешування MD5 і SHA-1. Виділено базові операції алгоритмів та на їх основі розглянуто структури операційних пристроїв хешування. Виділено ряд граф-алгоритмічних операційних пристроїв. Отримано аналітичні вирази, які описують часові характеристики цих пристроїв. Використовуючи результати синтезу базової операції алгоритму SHA-1 на програмовану логічну інтегральну схему, отримано графіки залежностей часових параметрів операційних пристроїв та виділено області їх доцільного використання.

References

S. Kent , R. Atkinson. Security Architecture for the Internet Protocol // Internet-Draft, May 1998.

Столлингс. В. Криптография и защита сетей // М.: Вильямс. – 2001. – с. 481 –530.

Коркішко Т. А. Багатоканальні апаратно-орієнтовані процесори симетричного блокового шифрування: Дис...канд.тех.наук: 05.13.05. – Львів., 2002. – 213 с.

Rivest R. The MD5 Message-Digest Algorithm // RFC 1321, April 1992.

Federal Information Proceedings Standard 180-1, Secure hash standard, National Institute of Standartization, US Department of Commerce, Washington D. C., April 1995.

Preneel B., Rijmen V., and Bosselaers A. Recent developments in the design of conventional cryptographic algorithms / Computer Security and Industrial Cryptography – State of the Art and Evolution. – Springer-Verlag, 1998. – P. 123 – 145.

Philips VMS747 Processor Application Notes. Philips Semiconductor. – 1999. – 30 p.

Safe Net SafeXcel-2141 Processor Architecture. User Guide. – 2000. – 27 p.

Net Octave NSP2000 Internet protocol Security Processor Datasheet. – 2001. – 15 p.

HiFn Security Processors Selector Guide Hipp 7814, Hipp 7854, Hipp 7955. – 2001. – 12 p.

Motorola MPC185TS/D, MPC184TS/D Communication Processors. Datasheet. – 2001. – 56 p.

Мельник А.О. Спеціалізовані комп’ютерні системи реального часу. – Львів: Державний університет “Львівська політехніка”, 1996. – 54 с.

Мельник А.А. Процессоры обработки сигналов. – Львов, 1989. – 63 с. – (Препринт / АН УССР. Ин-т прикл. Проблем механики и математики; №29-89).

Downloads

Published

2014-08-01

How to Cite

Коркішко, Л. М., Коркішко, Т. А., & Шевчук, Р. П. (2014). БАЗОВІ СТРУКТУРИ ОПЕРАЦІЙНИХ ПРИСТРОЇВ ХЕШУВАННЯ ДЛЯ ПРОЦЕСОРІВ ПІДТРИМКИ ПРОТОКОЛУ IPSEC. International Journal of Computing, 2(1), 41-47. https://doi.org/10.47839/ijc.2.1.161

Issue

Section

Articles